Вход |  Регистрация
 
 
Время электроники Вторник, 25 июня
 
 


Это интересно!

Новости


Обзоры, аналитика


Интервью, презентации

Ранее

Новые материалы на сайте «Время электроники» из раздела «ПЛИС и СБИС» журнала ЭК за I полугодие 2008 г

На сайте «Время электроники» размещены все статьи из раздела «ПЛИС и СБИС» журнала «Электронные компоненты» за I полугодие 2008 г.

Новые материалы на сайте «Время электроники» из раздела «ПЛИС и СБИС» журнала ЭК за I полугодие 2008 г

На сайте «Время электроники» размещены все статьи из раздела «ПЛИС и СБИС» журнала «Электронные компоненты» за I полугодие 2008 г.

fghdfgd

 

29 января

Компания Altera начала производство микросхем FPGA, выполненных по 40-нм технологии

Компания Altera Corporation анонсировала доступность микросхем FPGA, выполненных по технологии 40 нм, предназначенных для пользователей, работающих в различных сегментах рынка, включая коммуникации, широковещание, системы тестирования, медицинскую и военную технику.

П

ервой выпущена микросхема EP4SGX230, содержащая 230 000 логических элементов (LEs), 36 встроенных приемопередатчиков, обеспечивающих скорость обмена до 8,5 ГБайт/сек, 17 МБит ОЗУ и 1 288 встроенных перемножителей.

Производимое с использованием 40-нм технологического процесса, семейство микросхем FPGA Stratix IV состоит из двух подсемейств: расширенной версии (суффикс E) и версии, основанной на приемопередатчиках (суффикс GX). Микросхемы семейства Stratix IV содержат до 680 000 логических элементов, более чем в два раза превосходя по этому параметру конкурирующие высокопроизводительные микросхемы FPGA.

Кроме того, микросхемы поддерживают интерфейс DDR3 для внешней памяти со скоростью обмена по шине 1 067 Мбайт/сек.
Микросхемы FPGA-семейства Stratix IV GX содержат до 48 приемопередатчиков, обеспечивающих скорость обмена до 8,5 ГБайт/сек, позволяя создавать широкополосные инфраструктуры передачи данных нового поколения.

Обладая расширенной логикой и архитектурой межсоединений, и технологией Программирования Потребляемой Мощности компании Altera, семейство Stratix IV представляет собой высокопроизводительные FPGA с малой потребляемой мощностью. Технология Программирования Потребляемой Мощности позволяет каждому программируемому блоку массива логических элементов (LAB), блоку цифровой обработки сигналов (DSP) и блоку памяти сопоставить либо высокое быстродействие, либо низкое энергопотребление, в зависимости от требований архитектуры.

Семейство FPGA Stratix IV предоставляет пользователям возможность перехода к, основанным на приемопередатчиках, микросхемам ASIC семейства Hardcopy IV GX компании Altera. Семейство микросхем FPGA Stratix IV GX содержит до четырех аппаратных ядер Интеллектуальных Параметров (IP) для интерфейса PCIe Gen1 и Gen2 (x1, x4 и x8), и поддерживает большой набор протоколов, включая serial rapid IO, Gigabit Ethernet, XAUI, CPRI (включая 6G CPRI), CEI 6G, GPON, SFI-5.1 и Interlaken. Микросхемы Stratix IV GX являются только микросхемами типа FPGA, которые позволяю реализовывать такие помехозащищенные протоколы как PCIe Gen2 и CEI 6G (критичные для протокола Interlaken).

Оцените материал:

Источник: Терраэлектроника

vv

Комментарии

0 / 0
0 / 0

Прокомментировать







 

Горячие темы

 
 




Rambler's Top100
Руководителям  |  Разработчикам  |  Производителям  |  Снабженцам
© 2007 - 2019 Издательский дом Электроника
Использование любых бесплатных материалов разрешено, при условии наличия ссылки на сайт «Время электроники».
Создание сайтаFractalla Design | Сделано на CMS DJEM ®
Контакты