Вход |  Регистрация
 
 
Время электроники Среда, 11 декабря
 
 


Это интересно!

Ранее

Intel начнёт производство 10-нанометровых CPU раньше запланированного

Акции компании Intel выросли примерно на 5% после того, как появилась информация об определённом прогрессе с 10-нанометровым техпроцессом.

Прибыль LG Electronics выросла на 44%, по итогам года ожидается рекорд

Наиболее прибыльными для LG остаются подразделения телевизоров и бытовой техники.

Чипы 4-битовой памяти QLC 3D NAND страдают низким выходом годных

По сообщению источника, производители памяти столкнулись с низким уровнем выхода годной продукции при выпуске микросхем флэш-памяти с объемной компоновкой, способных хранить четыре бита в каждой ячейке (QLC 3D NAND). Это может привести к «разрушению рынка и дальнейшей путанице в ценообразовании» в первой половине 2019 года.

Реклама

По вопросам размещения рекламы обращайтесь в отдел рекламы

Реклама наших партнеров

 

8 октября 2018

TSMC готова выпустить первый в мире 5-нанометровый чип

Компания TSMC сообщила о завершении подготовки к передаче в производство первой микросхемы, которая будет изготавливаться по нормам 5 нм с частичным использованием литографии в жестком ультрафиолетовом диапазоне (EUV).

В

апреле будущего года должно начаться рисковое производство 5-нанометровой продукции с полным использованием EUV по техпроцессу N5.

В N5 число слоев, формируемых с применением EUV, может достигать 14. Применяя EUV, можно уменьшить количество масок, по сравнению с используемой сейчас иммерсионной литографией с многократным шаблонированием, что должно снизить стоимость производства.

По оценке TSMC, переход на N5 обеспечивает прирост скорости на 14,7-17,7% и уменьшение площади в 1,8-1,86 раза по сравнению с предшествующим технологическим этапом. Эти показатели получены при тестировании ядра ARM Cortex-A72.

По данным компании, для производства с применением техпроцесса N5 уже сегодня готов ряд базовых модулей и узлов, однако некоторые инструменты для автоматической разработки чипов (Electronic design automation, EDA) достигнут стадии готовности уровня 0.9 не ранее ноября 2018 г., а некоторые модули, включая разводку шин PCIe Gen 4, USB 3.1 и др., будут готовы к использованию с техпроцессом N5 только к июню 2019 г.

Кроме того, компания TSMC подготовила к производству изделие заказчика, рассчитанное на техпроцесс N7+, в котором с применением EUV может быть сформировано до четырех слоев.

В настоящее время, по словам представителей TSMC, компания запустила в опытное производство первую контрактную микросхему с нормами обновленного техпроцесса N7+, который отличается от базового использованием EUV-литографии для разводки до четырех уровней кристалла. По данным компании, при переходе к техпроцессу N5 литография EUV будет использоваться для разводки до 14 уровней чипа.

Переход к использованию фотолитографии глубокого ультрафиолета (свет с длиной волны около 13,5 нм) вместо нынешних иммерсионных аргон-фторидных систем (193 нм) позволит значительно сэкономить на уменьшении числа фотомасок (в нынешних техпроцессах применяется набор масок для увеличения точности посредством фазового сдвига).

Шаг N7+ отличается от N7 повышенной плотностью размещения металлических проводников. Плотность транзисторов в случае N7 в 16,8 раза выше, чем в случае 40-нанометрового техпроцесса TSMC.

По данным EE Times, один из ближайших конкурентов TSMC, южнокорейская Samsung, также намерена использовать фотолитографию EUV на производственных линиях с нормами 7 нм. Переход Intel на фотолитографию EUV в ближайшее время не ожидается вовсе, а Globalfoundries объявила в августе 2018 г. о полной заморозке работ по развертыванию линий 7 нм, с EUV и без.

Представители TSMC заявили, что компания уже провела экспериментальный выпуск пробных партий процессорных ядер ARM A72 с техпроцессом N5. Тестирование показало, что переход на нормы 5 нм обеспечивает прирост производительности чипов на 14,7-17,7%, при этом площадь кристалла по сравнению с техпроцессом 7 нм уменьшается в 1,8-1,86 раз. Для улучшенного техпроцесса N7+ в компании отмечают снижение энергопотребления чипа на 6-12% и уменьшение площади кристалла на 20%. Данных о разнице в производительности между чипами с нормами N7 и N7+ в компании не приводят, однако Клифф Хоу (Cliff Hou), вице-президент TSMC по технологиям разработки, заявил, что N7+ обеспечит «сравнимую с N7 аналоговую производительность».

По данным компании, инструментарий для автоматической разработки чипов под техпроцесс N7+ также будет готов к апрелю 2019 г. По данным TSMC, плотность размещения транзисторов при производстве с техпроцессом N7 в 16,8 раз выше, нежели с нормами 40 нм.

По информации источников EE Times, суммарная стоимость разработки и запуска в производство чипов по техпроцессу N5, включая дизайн и лицензирование, будет достигать $200-$250 млн, что значительно выше типичных $150 млн для норм 7 нм.

TSMC также объявила о начале сотрудничества с Amazon Web Services, Cadence, Microsoft Azure и Synopsys на предмет развертывания облачных сервисов разработки полупроводниковых чипов.

Изначально сервис под названием Virtual Design Environment (виртуальная среда разработки) будут использовать базовые модули Cadence и Synopsys для создания типичных регистрово-межуровневых цифровых цепей RTL-GDSII, а также пользовательских межуровневых GDSII-цепей.

На перспективу в TSMC надеются, что со временем другие производители средств автоматической разработки чипов подтянутся со своими новыми разработками, в том числе, для цепей front-end. Тестирование сервиса производилось на дизайне статической памяти с нормами 5 нм (N5 SRAM). Помимо этого, Synopsys также использовала сервис для разводки блока физического уровня шины PCIe Gen 5 для техпроцесса TSMC с нормами 7 нм, а стартап SiFive применил его для разводки вычислительного ядра RISC-V с нормами 28 нм.

Источник: TSMC, EE Times

Комментарии

0 / 0
0 / 0

Прокомментировать







 

Горячие темы

 
 




Rambler's Top100
Руководителям  |  Разработчикам  |  Производителям  |  Снабженцам
© 2007 - 2019 Издательский дом Электроника
Использование любых бесплатных материалов разрешено, при условии наличия ссылки на сайт «Время электроники».
Создание сайтаFractalla Design | Сделано на CMS DJEM ®
Контакты