Вход |  Регистрация
 
 
Время электроники Суббота, 10 декабря
 
 


Это интересно!

Новости


Обзоры, аналитика

Итоги Форума и премии «Живая электроника России - 2016»


Интервью, презентации

Ранее

Компания Omnicomm («Омникомм») - Номинант Премии «ЖЭР-2016» в номинации «Глобальный бизнес»

На сегодняшний день компания Omnicomm имеет два собственных производства (в России и Европейском союзе) и поставляет свою продукцию более чем в 100 стран мира.

Тезисы доклада «Опыт работы с 275 ФЗ...» на конференции «Производство электроники - 2016»

На конференции «Производство электроники - 2016. Возможности и перспективы», которая состоится в Москве 20-21 октября 2016 года, с докладом «Опыт работы с 275 ФЗ. Сложности, пути решения» выступит генеральный директор Экспертно-аналитического центра ценообразования в оборонной промышленности «Эксперт 275» Елена Юрьевна Гончарук.

Утверждена программа Форума и премии «Живая электроника России – 2016»

Независимая премия в области электроники «Живая электроника России – 2016» пройдет 21 ноября 2016 г. в конференц-зале Торгово-промышленной палаты РФ в г. Москве и соберет самые выдающиеся достижения в коммерческой отрасли разработки и производства электроники в России за последние несколько лет.

Реклама

По вопросам размещения рекламы обращайтесь в отдел рекламы

Реклама наших партнеров

 

17 октября 2016

В конце ноября в Москве пройдет Форум PCB-2016 "Печатные платы, проектирование и методы моделирование"

Форум пройдет с 28 ноября по 2 декабря 2016 г. в Москве в "Альфа-Отеле Измайлово".

П

риглашаем разработчиков печатных плат, схемотехников, руководителей отделов разработки электроники на Форум PCB-2016, посвященный вопросам проектирования и моделирования печатных плат, содержащих цифровые, аналоговые и смешанные цепи.

Форум будет проходить 5 дней в двух залах, с 10:00 до 18:00. Посещение 2-х любых дней стоит 15 т.р., всех дней – 25 т.р., 5-й день бесплатно.

Форум развивает темы, озвученные ранее на крупных семинарах в Санкт-Петербурге, Ростове-на-Дону и Екатеринбурге, и дает следующий уровень информации для продвинутых разработчиков, уже имеющих базовое понимание нюансов проектирования печатных плат.

Проектирование печатных плат становится все более сложной и ответственной задачей. Это связано и с обеспечением необходимых технологических норм, и с выбором структуры слоев, корректным расчетом волновых сопротивлений, и с правильной прокладкой скоростных каналов, дифференциальных пар, обеспечением путей обратного тока, и с качественной прокладкой полигонов земли и питания, так, чтобы не возникало резонансов на частотах, кратных частоте работы элементов схемы. Если частоты цифровых сигналов превышают 100 МГц, то есть высокий риск получения аппаратуры, которая будет работать не всегда. Возможно, она будет работоспособна на столе, в виде макета, но в реальных условиях будет сбоить, порождать ошибки функционирования - из-за проблем ЭМС, или разброса параметров ЭРИ и материалов платы, или из-за чрезмерного нагрева и потерь по постоянному току, или из-за звона в питании или в скоростных шинах.

Участие в данном мероприятии даст вам необходимые знания и покажет инструменты, с помощью которых можно с первого раза разработать и полностью проверить ваш проект, избежать ненужных этапов макетирования, повторной разработки и изготовления печатных плат, а значит, сэкономить огромные деньги и, главное, время компании, и вовремя выйти на рынок с новыми продуктами.

Слушатели могут заранее прислать свои пробные проекты с описанием интересующих их скоростных интерфейсов или цепей питания, силовых цепей или тепловых режимов работы микросхем. В этом случае их проект будет рассмотрен нашими специалистами в рамках мастер-класса, и вам будут даны рекомендации по повышению качества дизайна, на основании онлайн моделирования ваших проектов.

Тематика Форума (5 дней, 2 секции в разных залах параллельно)

  • Новости в проектировании печатных плат: СВЧ, гибко-жестких, многослойных, с глухими и скрытыми отверстиями
  • Нюансы трассировки скоростных цифровых интерфейсов и DDR-памяти
  • Моделирование аналоговых цепей с использованием PSPICE-симулятора
  • Моделирование тепловых режимов печатного узла с учетом внешних условий
  • Моделирование целостности сигналов и питаний на печатной плате
  • Моделирование СВЧ-плат, антенн, фильтров и ЭМ-моделирование объектов

Предварительная программа Форума PCB-2016

Дата

Секция 1

Секция 2

Понедельник
28 ноября
10:00 - 18:00
Регистрация
с 9:00

Моделирование силовых цепей и тепловых режимов на печатной плате в Sigrity PowerDC.
Моделирование системы питаний на печатной плате в Sigrity PowerSI.

Моделирование аналоговых и цифровых схем в PSPICE.
Моделирование DC/DC – конвертеров в PSPICE.
Создание SPICE-моделей отечественных компонентов.

Вторник
29 ноября
10:00 - 18:00

Правила трассировки скоростных интерфейсов и DDR-памяти.
Верификация трассировки скоростных интерфейсов, PCI Express, USB, Ethernet, DDR.

Проектирование систем на кристалле, систем в корпусе, подложек микросхем и микросборок. Cadence Package Designer, APD/SIP.

Среда
30 ноября
10:00 - 18:00

Анализ проектов посетителей (МПП с DDR-памятью)

ЭМ-моделирование СВЧ-плат и систем в САПР СВЧ Empire XPU

Четверг
1 декабря
10:00 - 18:00

Обсуждение проектов сложных МПП посетителей.
Проблемы. Рекомендации.

Интеграция САПР печатных плат и ERP/PLM-системы или базы данных предприятия

Пятница
2 декабря
10:00 - 18:00

Бесплатная часть.
Новые возможности САПР печатных плат Cadence Allegro, OrCAD, Sigrity, PSPICE.

Бесплатная часть.
Разработка встраиваемого программного обеспечения.
Нюансы и рекомендации.

Анализ проектов печатных плат посетителей

Посетители могут заранее прислать свои проекты (или фрагменты проектов) печатных плат со скоростными цепями, СВЧ-цепями, DDR-интерфейсами и др. для выполнения анализа и верификации в рамках мероприятия.

Требования к формату файлов для анализа:

P-CAD – текстовый формат ASCII, спецификация ЭРИ, структура слоев и материал ПП

Altium – текстовый формат ASCII, спецификация ЭРИ, структура слоев и материал ПП

Mentor – формат ODB++ с именами цепей, структура слоев и материал ПП

Cadence - формат BRD или ODB++ с именами цепей, структура слоев и материал ПП

Zuken – формат ODB++ с именами цепей, структура слоев и материал ПП


Темы докладов Форума PCB-2016 (предварительно).


  1. Методология и инструменты эффективного проектирования скоростных плат

    1. Рекомендации по параметрам и конструкциям печатных плат с BGA-корпусами ПЛИС и DDR. Параметры HDI-плат. Размеры площадок и отверстий.

    2. Правила расчета импеданса проводников на печатной плате.

    3. Правила трассировки скоростных параллельных и последовательных интерфейсов.

    4. Правила трассировки DDR2 / DDR3 / DDR4. Различные виды топологий.

    5. Эффективная трассировка и выравнивание фаз и задержек на плате.

    6. Электрические правила для DDR в проекте САПР. Наборы правил.

    7. Авто-контроль задержек по оси Z. Авто-контроль задержек внутри микросхем.

  2. Новые возможности САПР Cadence Allegro/OrCAD 17.2

    1. Новые функции для разработки гибко-жестких плат

    2. Новшества в работе со скоростными платами

    3. Новая опция командной работы над проектом

    4. Интеграция САПР и системы анализа целостности питаний

    5. Переход с других САПР (P-CAD, Altium, Mentor) на Cadence – вопросы конвертации библиотек, стоимости ПО, переобучения специалистов

    6. Специальные предложения на САПР Cadence Allegro и Sigrity для России

  3. Моделирование питания и температурных режимов на печатной плате с мощными компонентами, с учетом радиаторов и обдува. Уровень 2 – продвинутый.

    1. Вопросы определения физических свойств материалов электронного модуля и их зависимость от температуры.

    2. Получение 3D-распределения температур на плате и компонентах

    3. Моделирование падений напряжения на полигонах, переходных отверстиях, IR-Drop.

    4. Интерпретация и использование результатов для оптимизации проекта

  4. Схемотехническое моделирование в PSPICE. Уровень 1 – начальный, с элементами продвинутого.

    1. Моделирование аналоговых и смешанных схем

    2. Оптимизация схем с помощью PSPICE

    3. Верификация схемных решений с помощью PSPICE, анализ надежности

    4. Создание и настройка моделей отечественных элементов с помощью PSPICE

  5. Моделирование плат с интерфейсами DDR2/3/4. Уровень 2 – продвинутый.

    1. Взаимосвязь целостности сигналов и питаний на высокоскоростных платах.

    2. Анализ системы питаний в частотной области. Устранение резонансов.

    3. Подбор матрицы фильтрующих конденсаторов под ПЛИС и DDR.

    4. Верификация топологии интерфейса DDR с помощью симуляции. Глазковая диаграмма. Проблемы одновременного переключения в шине данных.

    5. Вопросы ЭМС, симуляция и спектр ЭМИ на печатном узле, поиск источника ЭМИ.

  6. Моделирование целостности питаний и сигналов на печатных платах
    со скоростными интерфейсами (с
    IBIS-моделями и без них). Уровень 2 – продвинутый.

    1. Взаимосвязь между качеством системы питания, качеством трассировки и качеством скоростного интерфейса. Факторы, определяющие максимальную скорость передачи и количество ошибок в канале.

    2. Методология анализа системы питания в многослойных платах.

    3. Контроль падения напряжений, плотность тока, уровень шума и надежность схемы.

    4. Методология подбора матрицы фильтрующих конденсаторов по питанию.

    5. Скоростные цифровые сигналы, дифференциальные пары и возвратные токи.

    6. Извлечение достоверных частотных параметров из топологии печатной платы в 3D.

    7. Обеспечение высокой пропускной способности скоростных интерфейсов за счет моделирования целостности сигналов. Глазковая диаграмма. Диаграмма ошибок.

    8. Анализ скоростного канала в частотной области и во временной области.

    9. Дополнительные факторы, снижающие скорость в канале. Скин-эффект и шероховатость поверхности проводника. Регулярная волокнистая структура стеклотекстолита. Трапециевидность сечения трасс. Качество полигонов. Переходные отверстия в цепи возвратных токов.


  1. Практический анализ и верификация проектов, присланных слушателями.

    1. Тепловое моделирование и электрическое моделирование по постоянному току

    2. Анализ системы питаний, фильтрации и резонансов в полигонах

    3. Анализ скоростного канала в частотной области и во временной области.

    4. Практические рекомендации по оптимизации проектов и устранению проблемных мест, которые могут привести к сбоям и неработоспособности проектов.

  2. Электромагнитное моделирование печатных плат и систем СВЧ в САПР Empire. Уровень 1 – начальный, с элементами продвинутого.

    1. Фильтры на печатной плате

    2. Индуктивности на печатной плате

    3. Переключатели на печатной плате

    4. LTCC

    5. Встроенные усилители

    6. Микроволновые волноводы, Диплексеры, Рупорные облучатели

    7. Антенны и Фазированные Антенные Решетки

  3. Интеграция САПР печатных плат и ERP/PLM-системы или базы данных предприятия

    1. Интеграция с ERP на основе универсального решения XPLM для любых САПР

    2. Интеграция с механическими CAD типа SolidWorks, Компас, Creo, NX

  4. Разработка встраиваемого программного обеспечения. Нюансы и рекомендации.

Докладчики:

Срджан Джорджевич, Cadence Design Systems, специалист по моделированию Sigrity
Александр Акулин, холдинг PCB technology, технический директор

Антон Супонин, PCB SOFT, специалист по моделированию

Андреас Вин, IMST, профессор, специалист по электромагнитному моделированию СВЧ

Алок Трипати, Cadence Design Systems, специалист по моделированию PSPICE

Информация по остальным докладчикам уточняется.

Контакты для обязательной предварительной регистрации (количество мест ограничено)
E-mail: SEMINAR@PCBSOFT.RU
Тел.: +7 (499) 390-14-29
Светлана Миронова

На правах инфопартнерства

Комментарии

0 / 0
0 / 0

Прокомментировать







 
 
 




Rambler's Top100
Руководителям  |  Разработчикам  |  Производителям  |  Снабженцам
© 2007 - 2016 Издательский дом Электроника
Использование любых бесплатных материалов разрешено, при условии наличия ссылки на сайт «Время электроники».
Создание сайтаFractalla Design | Сделано на CMS DJEM ®
Контакты